728x90
728x90

EDA 3

[SoC 구조 및 설계] 07 - RISC-V, RVX (eXpress) 개념 활용

1. RISC-V 코어란?1.1 SoC 설계 트렌드최근 SoC 설계의 핵심 트렌드:1) AI-SoC (인공지능 기반 SoC)2) PIM(Processor-in-Memory) / CIM(Computing-in-Memory)3) DDN(Deep Neural Network) 기반 설계4) NPU(Neural Processing Unit) 활용PIM (Processor-in-Memory)의 필요성기존 폰 노이만 아키텍처의 병목현상 해결을 위한 접근 방식CPU와 메모리 간 데이터 이동을 줄이기 위한 솔루션_1.2 RISC-V 코어의 개요2015년 UC Berkeley에서 오픈소스로 개발기존 ARM 대비:1) 칩 면적: ARM 대비 30%2) 소비 전력: ARM 대비 40%적용 사례:Qualcomm: IoT MCU..

[SoC 구조 및 설계] 06 - EDA 프로그램 비교 및 설치 방법

개인적으로 헷갈려서 찾아보고 용도를 정리함.※ 따라서 전부 설치해본 것이 아니므로 틀린 정보가 있을 수 있음 주의!_1. EDA (Electronic Design Automation) 란?반도체 칩, FPGA, ASIC 설계를 위한 소프트웨어 도구회로 설계, 검증, 시뮬레이션, 합성(Synthesis), 배치-배선(Layout) 등 수행==========𝔼𝔼𝟚𝟚========== 2. 주요 EDA 프로그램 비교EDA 툴을 기능별로 구분할 수 있다.목적툴기능특징사용RTL 시뮬레이션QuestaSim (Siemens EDA)Verilog/SystemVerilog/VHDL 시뮬레이션빠른 속도, UVM 지원, 강력한 디버깅ASIC + FPGAVivado Simulator (Xilinx)Xilinx FPGA..

[SoC 구조 및 설계] 05 - EDA 툴 활용과 회로 설계

EDA Tool (Electronic Design Automation)SoC 설계 자동화를 지원하는 툴반도체 칩, FPGA, ASIC 설계를 위한 소프트웨어 도구회로 설계, 검증, 시뮬레이션, 합성(Synthesis), 배치-배선(Layout) 등의 작업 수행을 지원==========𝔼𝔼𝟚𝟚========== 1. 아날로그 회로 설계과정1) Schematic 설계: 회로도를 작성2) Layout 설계: Schematic을 바탕으로 물리적인 회로 배치3) DRC (Design Rule Check): 설계 규칙 검증4) LVS (Layout Versus Schematic): Layout과 Schematic의 일치 여부 검증5) 시뮬레이션: 동작 검증 수행6) 반도체 파운드리(Foundry)에 제작 요..

728x90
반응형